Premières spécifications DB2000Q / QL et PCIe Gen 4 et 5 à faible jitter

9th July 2019
Posted By : Victoria Chercasova
 Premières spécifications DB2000Q / QL et PCIe Gen 4 et 5 à faible jitter

Microchip annonce le lancement de quatre nouveaux tampons d’horloge différentiels à 20 sorties, qui dépassent les spécifications de gigue des standards PCIe Gen 5 pour les applications de centres de données de nouvelle génération.

Points clés :

  • Tampons d’horloge PCIe à 20 sorties pour la nouvelle génération de serveurs, centres de données, unités de stockage et applications PCIe
  • Faible gigue additionnelle d’environ 20 femtosecondes qui dépasse largement la spécification DB2000Q/QL
  • Réduit la consommation énergétique grâce aux sorties LP-HCSL
  • Permet des pistes plus longues et supprime les résistances de terminaison par rapport au HCSL classique

Le ZL40292 (terminaison 85 Ω) et le ZL40293 (terminaison 100 Ω) sont spécialement conçus pour respecter la nouvelle spécification DB2000Q, tandis que le ZL40294 (terminaison 85 Ω) et le ZL40295 (terminaison 100 Ω) sont conçus pour respecter le standard industriel  DB2000QL. Ces nouveaux composants respectent également les spécifications PCIe Gen 1, 2, 3 et 4.

Chaque tampon complète idéalement les chipsets avec lesquels des horloges distribuées sont nécessaires pour plusieurs composants périphériques, tels que les CPU (Central Processign Unit), les FPGA (Field Programmable Gate Arrays)et les couches PHY des serveurs des centres de données et des périphériques de stockage, ainsi que d’autres applications PCIe. La faible gigue additionnelle des composants, d’environ 20 femtosecondes (~20 fs) dépasse de loin la spécification de 80 femtosecondes (80 fs) des standards DB2000Q/QL. Les développeurs possèdent ainsi une marge confortable pour respecter des budgets de temporisation serrés tout en profitant de débits de données accrus. Ces composants minimisent la gigue en distribuant des horloges vers 20 sorties au maximum, maintenant ainsi l’intégrité et le qualité du signal d’horloge grâce au tampon. 

Les nouveaux tampons affichent une faible dissipation de la puissance et contribuent à réaliser des économies significatives sur les bilans de puissance grâce aux sorties faible consommation HCSL (Low-Power High-Speed Current Steering Logic). Par rapport au HCSL standard, le LP-HCSL consomme seulement un tiers d’énergie, entraînant une baisse significative de la consommation énergétique. 

Cette caractéristique offre la capacité aux clients d’utiliser des pistes plus longues sur leurs cartes électroniques, améliorant le routage du signal tout en réduisant le nombre de composants et l’encombrement sur la carte. Le ZL40292, par exemple, peut éliminer jusqu’à 80 résistances de terminaison (4 par sortie) par rapport aux tampons HCSL classiques.

Les échantillons et la production en volume du ZL40292 et du ZL40293 sont disponibles dès à présent en boîtiers QFN à 72 broches mesurant 10 mm x 10 mm. Les échantillons et la production en volume du ZL40294 et du ZL40295 sont disponibles dès à présent en boîtiers QFN à 80 broches mesurant 6 mm x 6 mm.


Connectez-vous afin de laisser un commentaire

Laissez un commentaire

Aucun commentaire




Sign up to view our publications

Sign up

Sign up to view our downloads

Sign up

Girls in Tech | Catalyst | 2019
4th September 2019
United Kingdom The Brewery, London
DSEI 2019
10th September 2019
United Kingdom EXCEL, London
EMO Hannover 2019
16th September 2019
Germany Hannover
Women in Tech Festival 2019
17th September 2019
United Kingdom The Brewery, London
European Microwave Week 2019
29th September 2019
France Porte De Versailles Paris